找回密码
 注册会员

QQ登录

只需一步,快速开始

搜索
查看: 1338|回复: 2

芯片里面100多亿个晶体管是怎么装进去的?

[复制链接]
发表于 2023-8-19 10:50:48 | 显示全部楼层 |阅读模式
本帖最后由 twq19810302 于 2023-8-19 10:52 编辑 3 J. B7 N2 u( F8 R+ y; B% {

4 h; M$ V! {6 h: F4 P, o% _如今随着芯片制程的不断提升,芯片中可以有100多亿个晶体管,如此之多的晶体管,究竟是如何安上去的呢?0 l5 Q  D# K3 C4 v/ a' i

+ N# l% ^& B( A$ Z8 ^. u% E这是一个Top-down View 的SEM照片,可以非常清晰的看见CPU内部的层状结构,越往下线宽越窄,越靠近器件层。
- X* W0 C# y9 X, k3 x0 R; D5 d$ q, ^0 l0 L* Z
5 \: k- {! ]4 `/ O6 y9 }1 e
$ B# @0 E- U1 u# Q" H  y+ f, ?
这是CPU的截面视图,可以清晰的看到层状的CPU结构,芯片内部采用的是层级排列方式,这个CPU大概是有10层。其中最下层为器件层,即是MOSFET晶体管。% Q7 W% c% V; B& N; v. E
, V! C( J- P! n( R$ R) P% E
. r% f, m+ e. M) C

/ Z% p( P, U. ^0 z' @, {
Mos管在芯片中放大可以看到像一个“讲台”的三维结构,晶体管是没有电感、电阻这些容易产生热量的器件的。最上面的一层是一个低电阻的电极,通过绝缘体与下面的平台隔开,它一般是采用了P型或N型的多晶硅用作栅极的原材料,下面的绝缘体就是二氧化硅。2 a5 @! A2 u/ F& b  D# o0 O( G
$ a% G0 H" S0 Y
平台的两侧通过加入杂质就是源极和漏极,它们的位置可以互换,两者之间的距离就是沟道,就是这个距离决定了芯片的特性。
( T- g$ n9 b; C
2 ~4 I+ |6 `. ~$ ~  H8 |$ ^
( p6 H) i+ l" T: y% J
8 W2 o. x/ Z( V; H/ |% f( {
当然,芯片中的晶体管不仅仅只有Mos管这一种类,还有三栅极晶体管等,晶体管不是安装上去的,而是在芯片制造的时候雕刻上去的。
# ?8 f. \: B# L3 d- \8 B! A4 v
2 e5 ?. J( |" B6 M$ h: r0 b% d, t2 k9 n在进行芯片设计的时候,芯片设计师就会利用EDA工具,对芯片进行布局规划,然后走线、布线。
8 H# a* E5 ^4 a% B" ^$ S, I0 p# Q) I9 R% \, h

/ M: e8 D& y: {- k! C$ r6 f3 q3 d, ]3 k4 ]
如果我们将设计的门电路放大,白色的点就是衬底, 还有一些绿色的边框就是掺杂层。5 k; q7 h4 |) J: F0 P" v8 {4 t

: R4 |; M/ y+ s  `2 R. E$ c
9 O0 `, v! W4 C8 M, j

; ]) A. ^0 g5 x3 j7 {
晶圆代工厂就是根据芯片设计师设计好的物理版图进行制造。3 y5 P# F. n) H& Z( C2 Q0 c5 c* w

9 O) {. I- n* N* q芯片制造的两个趋势,一个是晶圆越来越大,这样就可以切割出更多的芯片,节省效率,另外就一个就是芯片制程,制程这个概念,其实就是栅极的大小,也可以称为栅长,在晶体管结构中,电流从Source流入Drain,栅极(Gate)相当于闸门,主要负责控制两端源极和漏级的通断。6 m$ y/ y1 P  G! j" k; d

1 v1 A$ J2 H- o电流会损耗,而栅极的宽度则决定了电流通过时的损耗,表现出来就是手机常见的发热和功耗,宽度越窄,功耗越低。而栅极的最小宽度(栅长),也就是制程。6 S6 i! Y4 `, R$ \! r* H
* J; M4 e1 x& s* m7 X# i
缩小纳米制程的用意,就是可以在更小的芯片中塞入更多的电晶体,让芯片不会因技术提升而变得更大。$ i  R' ?* {* n$ w! C; O4 v0 v9 P9 r

( }( a. \- K! U* p! g1 }+ t; G但是我们如果将栅极变更小,源极和漏极之间流过的电流就会越快,工艺难度会更大。
; p/ {- g" d( t5 P- C1 {; G" l, ^+ |9 n. `

  d/ F1 \7 a  }; n& G6 H1 r. a
, y- C. e$ V5 F' N
芯片制造过程共分为七大生产区域,分别是扩散、光刻、刻蚀、离子注入、薄膜生长、抛光、金属化,光刻和刻蚀是其中最为核心的两个步骤。& K9 B7 B9 P1 [
, \0 \, @9 f  x% z
而晶体管就是通过光刻和蚀刻雕刻出来的,光刻就是把芯片制作所需要的线路与功能区做出来。: p8 ?8 z- h; O- @- T/ Z

& w7 e9 {& y0 N0 X利用光刻机发出的光通过具有图形的光罩对涂有光刻胶的薄片曝光,光刻胶见光后会发生性质变化,从而使光罩上得图形复印到薄片上,从而使薄片具有电子线路图的作用。
- D7 L2 @1 H. c8 H3 Z. }6 O+ E, b  o, u2 i" c2 h
这就是光刻的作用,类似照相机照相。照相机拍摄的照片是印在底片上,而光刻刻的不是照片,而是电路图和其他电子元件。
3 _& c; y% O; u7 b9 z# m: r9 N0 e+ t' y$ [$ r+ x9 ~

- z3 O1 K% P- m( j+ e! \$ E# ?4 `7 u- L3 }& Q
刻蚀是使用化学或者物理方法有选择地从硅片表面去除不需要材料的过程。通常的晶圆加工流程中,刻蚀工艺位于光刻工艺之后,有图形的光刻胶层在刻蚀中不会受到腐蚀源的显著侵蚀,从而完成图形转移的工艺步骤。刻蚀环节是复制掩膜图案的关键步骤。
8 a7 A# k- E% z4 _& N# `5 b! L* }7 N9 h6 c: O) e9 O$ T
  m% ~2 z4 v& x$ j8 T. ^  B7 s* p

0 J( W0 W' m0 t0 [9 y  e8 u
而其中,还涉及到的材料就是光刻胶,我们要知道电路设计图首先通过激光写在光掩模板上,然后光源通过掩模板照射到附有光刻胶的硅片表面,引起曝光区域的光刻胶发生化学效应,再通过显影技术溶解去除曝光区域或未曝光区域,使掩模板上的电路图转移到光刻胶上,最后利用刻蚀技术将图形转移到硅片上。4 N6 n- C' K+ }2 D2 r

: T2 V, p+ |  i1 k4 n: n9 b/ w
2 W: ?$ Y. h0 E

2 o& h' B& H( o6 R
而光刻根据所采用正胶与负胶之分,划分为正性光刻和负性光刻两种基本工艺。在正性光刻中,正胶的曝光部分结构被破坏,被溶剂洗掉,使得光刻胶上的图形与掩模版上图形相同。
$ v: x5 K, }, D/ s' y" D! R) ^2 M  \, S% n9 q
相反地,在负性光刻中,负胶的曝光部分会因硬化变得不可溶解,掩模部分则会被溶剂洗掉,使得光刻胶上的图形与掩模版上图形相反。
* a1 p5 M8 F1 x6 j  I0 L. K0 t) A7 S' R1 A  {/ @
' w9 h, o: y2 D4 |! g! y

' N+ ], {  r' L* a% U$ a
我们可以简单地从微观上讲解这个步骤。
8 S( p' c5 G9 f2 h! R: Y& Y
6 ~3 ]' G2 W& T" c4 |! ~6 J7 Y# _4 @" M! T
( c# u6 y' |! l

6 ?+ |0 ^3 D# q8 f& u# I5 R. _
在涂满光刻胶的晶圆(或者叫硅片)上盖上事先做好的光刻板,然后用紫外线隔着光刻板对晶圆进行一定时间的照射。原理就是利用紫外线使部分光刻胶变质,易于腐蚀。
5 @4 U4 A" w  G9 G
+ X- n# W1 V; o
* F  A% [! |$ O. i/ Z

& ]5 E& `& e/ S( h8 K) s
溶解光刻胶:光刻过程中曝光在紫外线下的光刻胶被溶解掉,清除后留下的图案和掩模上的一致。. z8 E7 q& k+ W  e, t1 T
, Z( O" W- N7 i- ~* p; ?- [
* w7 T( }* x+ Z
1 Z2 K9 b% y  L. |
“刻蚀”是光刻后,用腐蚀液将变质的那部分光刻胶腐蚀掉(正胶),晶圆表面就显出半导体器件及其连接的图形。然后用另一种腐蚀液对晶圆腐蚀,形成半导体器件及其电路。7 X# r+ g' r* @! d2 F  w7 x: E
/ s& |0 h) M8 O: {/ u2 c  K* m7 P

. L3 d- r) m7 n/ u0 i) M
! g/ R" D4 u: w! M( p+ g  [' n
清除光刻胶:蚀刻完成后,光刻胶的使命宣告完成,全部清除后就可以看到设计好的电路图案。
! U" B8 L5 `/ N1 T) t* S
8 O1 G9 p% h) _0 O
* e. L0 e5 e- `$ u& i7 X' `
, Y' z5 _( f9 p/ e* A. k# y2 [9 W3 P0 _
而100多亿个晶体管就是通过这样的方式雕刻出来的,晶体管可用于各种各样的数字和模拟功能,包括放大,开关,稳压,信号调制和振荡器。
# g- [3 @, B6 H; g6 y- j6 o( S3 A  F6 }- [+ ]1 c4 a- M
晶体管越多就可以增加处理器的运算效率;再者,减少体积也可以降低耗电量;最后,芯片体积缩小后,更容易塞入行动装置中,满足未来轻薄化的需求。0 @. y0 Y1 _- v  f0 S& Z

7 h; K  p" t- a  V- S+ w

& y# L/ Q  c/ V9 I, ~* E
芯片晶体管横截面1 e0 u, k" ~$ I$ X' c. W: [9 d
8 g. D( `9 p& Z4 k) r
到了3nm之后,目前的晶体管已经不再适用,目前,半导体行业正在研发nanosheet FET(GAA FET)和nanowire FET(MBCFET),它们被认为是当今finFET的前进之路。

0 e" O6 g$ w" g( i' f三星押注的是GAA环绕栅极晶体管技术,台积电目前还没有公布其具体工艺细节。三星在2019年抢先公布了GAA环绕栅极晶体管,根据三星官方的说法,基于全新的GAA晶体管结构,三星通过使用纳米片设备制造出MBCFET(Multi-Bridge-Channel FET,多桥-通道场效应管),该技术可以显著增强晶体管性能,取代FinFET晶体管技术。
8 l7 h$ M1 K! d$ Y) M
0 R! ?, U; z- Q* ~- P+ j" S
/ o3 E7 `$ I2 a: X! I  n0 U
此外,MBCFET技术还能兼容现有的FinFET制造工艺的技术及设备,从而加速工艺开发及生产。
5 y$ e; u* S5 L4 V
" j+ ^& h# E% e. O) F5 Y" u
回复

使用道具 举报

发表于 2023-8-19 11:23:01 | 显示全部楼层
% v+ u6 B/ e" Z
(ง •̀_•́)ง:;畅想,- }: K3 ~8 i% d" Z
什么时候能把机械结构组件,) U3 d% j3 s4 w" Q
也装在这么小的芯片里。8 E* }& m7 s3 d1 L+ M$ A) U1 j
; N3 m4 g9 y, _/ y
3 L# N: W4 ]; _; D7 m0 R! U
! E9 Y! Q3 n+ z" a+ x; q
发表于 2023-8-19 17:18:05 | 显示全部楼层
学习了
* E$ j7 I" Z8 _' q0 u. j, Q+ n然后问一嘴,楼主是半导体行业的吗
您需要登录后才可以回帖 登录 | 注册会员

本版积分规则

Archiver|手机版|小黑屋|机械社区 ( 京ICP备10217105号-1,京ICP证050210号,浙公网安备33038202004372号 )

GMT+8, 2025-8-3 01:04 , Processed in 0.058615 second(s), 15 queries , Gzip On.

Powered by Discuz! X3.5 Licensed

© 2001-2025 Discuz! Team.

快速回复 返回顶部 返回列表